Clock Generator Circuits for Low-Power Heterogeneous Multiprocessor Systems-on-Chip (2013. 236 S. 20 Farbabb. 210 mm)

個数:

Clock Generator Circuits for Low-Power Heterogeneous Multiprocessor Systems-on-Chip (2013. 236 S. 20 Farbabb. 210 mm)

  • 在庫がございません。海外の書籍取次会社を通じて出版社等からお取り寄せいたします。
    通常6~9週間ほどで発送の見込みですが、商品によってはさらに時間がかかることもございます。
    重要ご説明事項
    1. 納期遅延や、ご入手不能となる場合がございます。
    2. 複数冊ご注文の場合は、ご注文数量が揃ってからまとめて発送いたします。
    3. 美品のご指定は承りかねます。

    ●3Dセキュア導入とクレジットカードによるお支払いについて
  • 【入荷遅延について】
    世界情勢の影響により、海外からお取り寄せとなる洋書・洋古書の入荷が、表示している標準的な納期よりも遅延する場合がございます。
    おそれいりますが、あらかじめご了承くださいますようお願い申し上げます。
  • ◆画像の表紙や帯等は実物とは異なる場合があります。
  • ◆ウェブストアでの洋書販売価格は、弊社店舗等での販売価格とは異なります。
    また、洋書販売価格は、ご注文確定時点での日本円価格となります。
    ご注文確定後に、同じ洋書の販売価格が変動しても、それは反映されません。
  • 製本 Paperback:紙装版/ペーパーバック版
  • 商品コード 9783944331201

Description


(Text)
Heterogeneous multiprocessor systems-on-chip (MPSoCs) are key components of modern electronic systems. Future MPSoCs feature a globally asynchronous locally synchronous (GALS) clocking architecture and advanced power management functionality, as for example fine-grained ultra-fast dynamic voltage and frequency scaling (DVFS). Data is transmitted between system cores using high-speed serial links within a packet based network-on-chip (NoC). In this work concepts and circuits for local clock generation in heterogeneous GALS MPSoCs are developed with special focus on the clocking demands of power management and NoC. The clock generators are to be instantiated individually per processor core. For this purpose ultra compact all digital phaselocked loop (ADPLL) frequency synthesizers are developed that provide low jitter clocks, allow fast lock-in and enable instantaneous changes of the output clock frequency. The circuits are implemented in 65nm and 28nm CMOS technologies.

最近チェックした商品