トロン仕様チップ標準ハンドブック

個数:

トロン仕様チップ標準ハンドブック

  • 提携先に2冊在庫がございます。(2025年08月31日 02時18分現在)
    通常、5~7日程度で出荷されます。
    ※納期遅延や、在庫切れで解約させていただく場合もございます。
    ※1回のご注文は10冊までとなります
  • 出荷予定日とご注意事項
    ※上記を必ずご確認ください

    【出荷予定日】
    通常、5~7日程度で出荷されます。

    【ご注意事項】 ※必ずお読みください
    ◆在庫数は刻々と変動しており、ご注文手続き中に減ることもございます。
    ◆在庫数以上の数量をご注文の場合には、超過した分はお取り寄せとなり日数がかかります。入手できないこともございます。
    ◆事情により出荷が遅れる場合がございます。
    ◆お届け日のご指定は承っておりません。
    ◆「帯」はお付けできない場合がございます。
    ◆画像の表紙や帯等は実物とは異なる場合があります。
    ◆特に表記のない限り特典はありません。
    ◆別冊解答などの付属品はお付けできない場合がございます。
  • ●3Dセキュア導入とクレジットカードによるお支払いについて
    ●店舗受取サービス(送料無料)もご利用いただけます。
    ご注文ステップ「お届け先情報設定」にてお受け取り店をご指定ください。尚、受取店舗限定の特典はお付けできません。詳細はこちら
  • サイズ A5判/ページ数 526p/高さ 21X15cm
  • 商品コード 9784893620842
  • NDC分類 548.2
  • Cコード C3055

出版社内容情報

基本コンセプトから詳細仕様までこれ一冊でトロン仕様チップのすべてが分かる。最新のトロン仕様チップ仕様書の内容を包含。

トロン仕様チップ標準ハンドブック 目次


監修のことば

第一部 トロン仕様チップ

第一章 TRON仕様に基づくマイクロプロセッサの特徴
デザインコンセプト
基本命令の高速実行と命令の対称性
TRON仕様の拡張性
トータルアーキテクチャ
仕様レベルと互換性
命令セット
転送命令/比較命令/算術演算命令/論理演算命令/シフト命令/ビット操作命令/固定長ビットフィールド操作命令/任意長ビットフィールド
/10進演算命令/ストリング命令/キュー操作命令/ジャンプ命令/マルチプロセッサ命令/制御空間、物理空間操作命令/OS関連命令
/MMU関連命令/10進演算強化命令

第二章 汎用レジスタとプロセッサ状態後
汎用レジスタ
プロセッサ状態語
PSWの構成/PSSの構成/PSHの構成

第三章 データタイプ
整数フォーマット
ビットフォーマット
ビットフィールド
10進数
ストリング キュー
浮動小数点数

第四章 アドレッシングモード
レジスタ直接
レジスタ間接
レジスタ相対間接
即値
絶対
PC相対間接
スタックポップ
スタックプッシュ
レジスタベース多段間接
PCベース多段間接
絶対多段間接
多段間接モード
多段間接モード仕様レベル

第五章 命令フォーマット
2オペランド短縮形
レジスタ-メモリ間のストアとロード(S-format,L-format)/レジスタ-レジスタ間(R-format)/リテラル-メモリ間(Q-format)/即値-メモリ間
(I-format)
1オペランド一般形(G1-format)
2オペランド一般形
第1オペランドがメモリから読み出し(G-format)/第1オペランドが8ビット即値(E-format)/第1オペランドが一般形アドレス計算(GA-format)/
その他の2オペランド命令
ショートジャンプ
その他

第六章 制御レジスタ
制御レジスタ一覧
制御レジスタ詳細
PSW(Processor Status Word)/SMRNG(Stack Mode & Current Ring Number)/IMASK(Interrupt Mask)/EITVB(Vector
Base)/JRNGVB(JRNG Vector Base)/MJRNGV(Maximum JRNG Vector Value)/CTXBB(Context Control Block Base)/SATB(Shared
semi-space Address Translation table Base)/UATB(Unshared Semi-space Address Translation table Base)/LSID(Logical Space
ID)/IOADDR(IO Address),IOMASK(IO Mask)/CSW(Context Status Word)/DCT(Delayed Context Trap)/CTXBFM(Context Block
Format)/DIR(Delayed Interrupt Request)/SP0~SP3(Stack Pointer)/SPI(Interrupt Stack Pointer)

第七章 メモリ管理
メモリ管理の目的と概要
メモリ管理フォーマット
リング保護
アドレス変換とメモリ管理
ページング/STEとPTE/多重論理空間/LSID(論理空間識別子)
アドレス変換のない場合のメモリ管理
MMU関連制御レジスタ
64ビットへの拡張

第八章 EITの機構
EIT
EITの分類とタイプ
例外、割込み、トラップ/終了状態による分類/EITのタイプ
EIT処理
処理完了型または処理取消型のEIT処理/処理放棄型のEIT処理
EITスタック情報の形式
EITハンドラからの復帰
EITの詳細
処理放棄型のEIT/メモリアクセスに関するEIT/命令及び計算に関するEIT/割込み、DI、DCT/デバッグ
遅延割込み(DI)と遅延コンテキストトラップ(DCT)

第二部 トロン仕様チップ命令詳細説明

第一章 命令フォーマット
命令記述フォーマットの概要/命令フォーマットと表記法

第二章 転送命令

第三章 比較命令

第四章 算術演算命令

第五章 論理演算命令

第六章 シフト命令

第七章 ビット操作命令

第八章 固定長ビットフィールド操作命令

第九章 任意長ビットフィールド操作命令

第十章 10進演算命令

第十一章 ストリング命令

第十二章 キュー操作命令

第十三章 ジャンプ命令

第十三章 ジャンプ命令

第十四章 マルチプロセッサ命令

第十五章 制御空間、物理空間操作命令

第十六章 OS関連命令

第十七章 MMU関連命令

第十八章 10進演算強化命令

付録1.命令リファレンス

付録2.アドレッシングモード表

索引

命令コマンドリスト

省略形リスト

内容説明

最新のトロン仕様チップ仕様書の内容を包含。32ビットマイクロプロセッサやTRONプロジェクトに興味のある人にも必携の一冊。

目次

第1部 トロン仕様チップ(TRON仕様に基づくマイクロプロセッサの特徴;汎用レジスタとプロセッサ状態語;データタイプ;アドレッシングモード;命令フォーマット;制御レジスタ;メモリ管理;EITの機構)
第2部 トロン仕様チップ命令詳細説明(命令フォーマット;転送命令;比較命令;算術演算命令;論理演算命令;シフト命令;ビット操作命令;固定長ビットフィールド操作命令;任意長ビットフィールド操作命令;10進演算命令;ストリング命令;キュー操作命令;ジャンプ命令;マルチプロセッサ命令;制御空間、物理空間操作命令;OS関連命令;MMU関連命令;10進演算強化命令;命令リファレンス;アドレッシングモード表)

最近チェックした商品