Analysis and VLSI Architecture of High Definition and Scalable Videocoding Standards (2012TH)

個数:

Analysis and VLSI Architecture of High Definition and Scalable Videocoding Standards (2012TH)

  • 在庫がございません。海外の書籍取次会社を通じて出版社等からお取り寄せいたします。
    通常6~9週間ほどで発送の見込みですが、商品によってはさらに時間がかかることもございます。
    重要ご説明事項
    1. 納期遅延や、ご入手不能となる場合がございます。
    2. 複数冊ご注文の場合、分割発送となる場合がございます。
    3. 美品のご指定は承りかねます。

    ●3Dセキュア導入とクレジットカードによるお支払いについて
  • 【入荷遅延について】
    世界情勢の影響により、海外からお取り寄せとなる洋書・洋古書の入荷が、表示している標準的な納期よりも遅延する場合がございます。
    おそれいりますが、あらかじめご了承くださいますようお願い申し上げます。
  • ◆画像の表紙や帯等は実物とは異なる場合があります。
  • ◆ウェブストアでの洋書販売価格は、弊社店舗等での販売価格とは異なります。
    また、洋書販売価格は、ご注文確定時点での日本円価格となります。
    ご注文確定後に、同じ洋書の販売価格が変動しても、それは反映されません。
  • 製本 Hardcover:ハードカバー版/ページ数 250 p.
  • 言語 ENG
  • 商品コード 9781441961440
  • DDC分類 621.38833

Full Description

This book addresses the algorithm analysis and VLSI architecture of video encoders, especially for high definition and scalable video coder. The three design challenges and related system issues of memory bandwidth (including system memory and internal memory), hardware area, and power consumption (required operating frequency) are all discussed. With the high definition encoder, the authors focus on algorithm modification and design parallelism to provide high processing capability for the video encoder. Several corresponding hardware schedules are also included to cooperate with proposed architecture. For scalable video coding, the emphasis is placed not only on video algorithms, but also on hardware performance. The algorithm modification, data reuse schemes from frame-level to candidates-level, and architecture design contribute in the developing of three scalabilities and first MCTF hardware design. Finally, the first SVC encoder chip for HDTV1080p is presented and all above design issues are considered together.

Contents

Part I: High Definition Video Encoder.- Frame-Parallel Design Strategy for High Definition Video Encoder with B-frame.- Algorithm and Architecture Design for Intra Prediction in H.264/AVC High Profile.- Part II: Scalable Video Coding.- Fast Prediction Algorithm of Adaptive GOP Structure for SVC.- Efficient Architecture Design of Motion.-.Compensated Temporal Filtering/Motion Compensated Prediction Engine.- Cost-Efficient Residual Prediction VLSI Architecture for H.264/AVC Scalable Extension.- Architecture Design of Fine Grain SNR Scalable Encoder with CABAC for H.264/AVC Scalable Extension.- Part III: HDTV1080p H.264/AVC High Profile and Scalable Extension Encoder Chip.- An H.264/AVC Scalable Extension and High Profile HDTV 1080p Encoder Chip.- Conclusion.

最近チェックした商品