Design and Test of Integrated Inductors for RF Applications

個数:
  • ポイントキャンペーン

Design and Test of Integrated Inductors for RF Applications

  • 提携先の海外書籍取次会社に在庫がございます。通常3週間で発送いたします。
    重要ご説明事項
    1. 納期遅延や、ご入手不能となる場合が若干ございます。
    2. 複数冊ご注文の場合、分割発送となる場合がございます。
    3. 美品のご指定は承りかねます。
  • 【入荷遅延について】
    世界情勢の影響により、海外からお取り寄せとなる洋書・洋古書の入荷が、表示している標準的な納期よりも遅延する場合がございます。
    おそれいりますが、あらかじめご了承くださいますようお願い申し上げます。
  • ◆画像の表紙や帯等は実物とは異なる場合があります。
  • ◆ウェブストアでの洋書販売価格は、弊社店舗等での販売価格とは異なります。
    また、洋書販売価格は、ご注文確定時点での日本円価格となります。
    ご注文確定後に、同じ洋書の販売価格が変動しても、それは反映されません。
  • 製本 Hardcover:ハードカバー版/ページ数 250 p.
  • 言語 ENG
  • 商品コード 9781402076763

基本説明

Describes the whole design flow, basic selection of the geometry, optimisation of the quality by redesigning the geometry, measurement and de-embedding and characterisation.

Full Description

Intended for engineers who are starting out in the design of integrated inductors, this book describes the whole design flow, basic selection of the geometry and optimisation of the quality by redesigning the geometry, measurement and de-embedding and characterisation.

Contents

Dedication. List of Figures. List of Tables. List of Abbreviations. Preface.
1: Introduction. 1. Conventional IC fabrication technologies. 2. Keys to progress in RF transceiver design: High Q integrated inductors. 3. The challenge of integrating high quality inductors. 4. Structure of the book.
2: General considerations. 1. Ways of of integrating an inductor. 2. Spiral inductors on silicon based technologies.
3: Inductor's test and characterization. 1. On wafer measuring equipment. 2. Measuring accuracy and repeatability. 3. Measuring configuration: 1-port versus 2-port configuration. 4. Test fixture design. 5. De-embedding techniques. 6. Pi model inductor characterization.
4: Influence of the geometric parameters on the inductor's performance: Design rules. 1. Problem description. 2. Analytical study and simulations. 3. Empirical study. 4. Design considerations.
5: Inductor's design flow. 1. Generation phase. 2. Filtering phase. 3. Performance estimation phase. 4. Verification phase.
Appendix. References. Index.