Parasitic-Aware Optimization of CMOS RF Circuits

個数:
  • ポイントキャンペーン

Parasitic-Aware Optimization of CMOS RF Circuits

  • ウェブストア価格 ¥21,190(本体¥19,264)
  • Kluwer Academic Pub(2003/03発売)
  • 外貨定価 US$ 109.99
  • ゴールデンウィーク ポイント2倍キャンペーン対象商品(5/6まで)
  • ポイント 384pt
  • 提携先の海外書籍取次会社に在庫がございます。通常3週間で発送いたします。
    重要ご説明事項
    1. 納期遅延や、ご入手不能となる場合が若干ございます。
    2. 複数冊ご注文の場合、分割発送となる場合がございます。
    3. 美品のご指定は承りかねます。
  • 【入荷遅延について】
    世界情勢の影響により、海外からお取り寄せとなる洋書・洋古書の入荷が、表示している標準的な納期よりも遅延する場合がございます。
    おそれいりますが、あらかじめご了承くださいますようお願い申し上げます。
  • ◆画像の表紙や帯等は実物とは異なる場合があります。
  • ◆ウェブストアでの洋書販売価格は、弊社店舗等での販売価格とは異なります。
    また、洋書販売価格は、ご注文確定時点での日本円価格となります。
    ご注文確定後に、同じ洋書の販売価格が変動しても、それは反映されません。
  • 製本 Hardcover:ハードカバー版/ページ数 184 p.
  • 言語 ENG
  • 商品コード 9781402073991
  • DDC分類 621.38412

Full Description

In the arena of Parasitic-Aware Design of CMOS RF Circuits, efforts are aimed at the realization of true single-chip radios with few, if any, off-chip components. Ironically, the on-chip passive components required for RF integration pose miore serious challenges to SOC integration than the active CMOS and BJT devices. This is not surprising since modern digital IC designs are dominated as much, or more, by interconnectg characteristics than by active device properties. In any event, the co-integration of active and passive devices in RFIC design represents a serious design problem and an even more daunting manufacturing challenge. If conventional mixed-signal design techniques are employed, parasitics associated with passive elements (resistors, capacitors, inductors, transformers, pads, etc.) and the package effectively de-tune RF circuits rendering them sub-optimal or virtually useless. Hence, dealing with parasitics in an effective way as part of the design process is an essential emerging methodology in modern SOC design. The parasitic-aware RF circuit synthesis techinques described in this book effectively address this critical problem.

Contents

Background On Parasitic-Aware Optimization.- Modeling of On-Chip Passive and Active Components.- Parasitic-Aware Optimization.- Optimization of CMOS RP Circuits.- Optimization of CMOS Low Noise Amplifiers.- Optimization of CMOS Mixers.- Optimization of CMOS Oscillators.- Optimization of CMOS RF Power Amplifiers.- Optimization of Ultra-Wideband Amplifiers.