Cooperative Cognitive Spectrum Sensing Based on Optimized Time-Frequency Signal Analysis (2017. XIV, 100 S. 21 cm)

個数:

Cooperative Cognitive Spectrum Sensing Based on Optimized Time-Frequency Signal Analysis (2017. XIV, 100 S. 21 cm)

  • 在庫がございません。海外の書籍取次会社を通じて出版社等からお取り寄せいたします。
    通常6~9週間ほどで発送の見込みですが、商品によってはさらに時間がかかることもございます。
    重要ご説明事項
    1. 納期遅延や、ご入手不能となる場合がございます。
    2. 複数冊ご注文の場合は、ご注文数量が揃ってからまとめて発送いたします。
    3. 美品のご指定は承りかねます。

    ●3Dセキュア導入とクレジットカードによるお支払いについて
  • 【入荷遅延について】
    世界情勢の影響により、海外からお取り寄せとなる洋書・洋古書の入荷が、表示している標準的な納期よりも遅延する場合がございます。
    おそれいりますが、あらかじめご了承くださいますようお願い申し上げます。
  • ◆画像の表紙や帯等は実物とは異なる場合があります。
  • ◆ウェブストアでの洋書販売価格は、弊社店舗等での販売価格とは異なります。
    また、洋書販売価格は、ご注文確定時点での日本円価格となります。
    ご注文確定後に、同じ洋書の販売価格が変動しても、それは反映されません。
  • 製本 Paperback:紙装版/ペーパーバック版
  • 商品コード 9783862195961

Description


(Text)
Spectrum sensing is used in cognitive radio to detect the free portions of spectrum in a licensed frequency band. We introduce a cooperative spectrum sensing scenario in which the decisions from the secondary users are combined for better sensing accuracy. Each secondary user sends its decision to a central node which combines all individual decisions. A discrete Fourier transform (DFT) lter bank based architecture is used by each seconda user for ef cient detection of a primary user signal in a desired time-frequency slot. The prototype lters underlying the DFT lter banks are optimized to provide maximum timefreque resolution. We formulate an objective function to represent the time-frequency distribution of signal energy and use numerical methods to obtain optimized prototype lter To address the problem of noise power uncertainty in cognitive radio systems, we introduce a method for denoising the received signal which is based on goodness-of- t statistical te. We compare the performance of the proposed method with other spectrum sensing methods in terms of receiver operating characteristics (ROC). The spectrum sensing performance is also analyzed in the presence of noise power uncertainty. Finally, the hardware implementation aspects of the proposed architecture are also analyzed using a eld programmab gate array (FPGA).

最近チェックした商品