Design of PLL using Ring VCO (2014. 72 S. 220 mm)

個数:

Design of PLL using Ring VCO (2014. 72 S. 220 mm)

  • オンデマンド(OD/POD)版です。キャンセルは承れません。
  • 【入荷遅延について】
    世界情勢の影響により、海外からお取り寄せとなる洋書・洋古書の入荷が、表示している標準的な納期よりも遅延する場合がございます。
    おそれいりますが、あらかじめご了承くださいますようお願い申し上げます。
  • ◆画像の表紙や帯等は実物とは異なる場合があります。
  • ◆ウェブストアでの洋書販売価格は、弊社店舗等での販売価格とは異なります。
    また、洋書販売価格は、ご注文確定時点での日本円価格となります。
    ご注文確定後に、同じ洋書の販売価格が変動しても、それは反映されません。
  • 製本 Paperback:紙装版/ペーパーバック版/ページ数 72 p.
  • 商品コード 9783659575440

Description


(Text)
A phase locked loop (PLL) plays significant role in analog and digital systems. It is a control system that generates an output signal in-phase of the input reference signal. This report has presented a low-power PLL implemented in 130nm CMOS technology for communication systems. The improved power efficient design of PLL consists of a phase detector; a charge pump, low pass filter, and bulk driven three stage ring VCO. The VCO is the main part PLL design. The proposed three, five and seven stages ring VCOs are presented in this report. The proposed three stage ring VCO shows better performance in terms of tuning range (917.43 MHz-4189.53 MHz) and power consumption (14.67µW). The output frequency of VCO shows almost linear relationship with the control voltage. The key design objectives of PLL are size, power consumption, lock range and frequency range of the VCO. The proposed low power, small area PLL has great potential in implantable bio-medical and wireless systems.

最近チェックした商品