Adaptive Digital Circuits for Power-Performance Range beyond Wide Voltage Scaling : From the Clock Path to the Data Path (2020)

個数:
電子版価格
¥10,821
  • 電子版あり

Adaptive Digital Circuits for Power-Performance Range beyond Wide Voltage Scaling : From the Clock Path to the Data Path (2020)

  • 提携先の海外書籍取次会社に在庫がございます。通常3週間で発送いたします。
    重要ご説明事項
    1. 納期遅延や、ご入手不能となる場合が若干ございます。
    2. 複数冊ご注文の場合、分割発送となる場合がございます。
    3. 美品のご指定は承りかねます。

    ●3Dセキュア導入とクレジットカードによるお支払いについて
  • 【入荷遅延について】
    世界情勢の影響により、海外からお取り寄せとなる洋書・洋古書の入荷が、表示している標準的な納期よりも遅延する場合がございます。
    おそれいりますが、あらかじめご了承くださいますようお願い申し上げます。
  • ◆画像の表紙や帯等は実物とは異なる場合があります。
  • ◆ウェブストアでの洋書販売価格は、弊社店舗等での販売価格とは異なります。
    また、洋書販売価格は、ご注文確定時点での日本円価格となります。
    ご注文確定後に、同じ洋書の販売価格が変動しても、それは反映されません。
  • 製本 Hardcover:ハードカバー版/ページ数 166 p.
  • 言語 ENG
  • 商品コード 9783030387952

Full Description

This book offers the first comprehensive coverage of digital design techniques to expand the power-performance tradeoff well beyond that allowed by conventional wide voltage scaling.  Compared to conventional fixed designs, the approach described in this book makes digital circuits more versatile and adaptive, allowing simultaneous optimization at both ends of the power-performance spectrum. Drop-in solutions for fully automated and low-effort design based on commercial CAD tools are discussed extensively for processors, accelerators and on-chip memories, and are applicable to prominent applications (e.g., IoT, AI, wearables, biomedical).  Through the higher power-performance versatility techniques described in this book, readers are enabled to reduce the design effort through reuse of the same digital design instance, across a wide range of applications.  All concepts the authors discuss are demonstrated by dedicated testchip designs and experimental results. To make the results immediately usable by the reader, all the scripts necessary to create automated design flows based on commercial tools are provided and explained.

Contents

Introduction to wide voltage scaling, applications and challenges.- Reconfigurable microarchitectures down to pipestage and memory bank level.- Automated design flows and run-time optimization for reconfigurable microarchitectures.- Case studies of reconfigurable microarchitectures: accelerators, microprocessors and memories.- Reconfigurable clock networks, automated design flows, run-time optimization and case study.- Conclusion.

最近チェックした商品